RISC-V 为 AI 边缘计算晶片发展锦上添花

2019年03月21日 作者:satoll

壹. RISC-V的简单介绍

RISC-V(念做 Risk-Five)是一种起源于UC Berkeley大学,具有High Quality(高质量)、No license fee(无授权费)、No Royalty(无权利金)等主要特点的RISC ISA(指令集架构标准)。

图片源自:AdobeStock

RISC-V标准是由非营利性组织RISC-V基金会维护。RISC-V ISA适用于从微控制器到超级计算机的各种计算体系。在现今的RISC-V业界已经有了很多商用及开源的CPU core,工业界及学术界都在迅速采用该指令集架构,更重要是获得越来越多高速成长且用户共享的软件生态支持。更有趣的是,RISC-V生态是一个不断演进的,开放,灵活共生的社区型“生命体”。

贰. RISC-V究竟有何不同之处

1.简洁

相较于其它商用的ISAs,RISC-V ISA要小很多

2.从零开始的设计

明确的分离了User及privileged ISA

具有避免对micro-architecture及技术依赖性的特征

3.为了扩展性及客制化而设计的模块化ISA

小的标准化基本ISA,在此基础上具有多种标准的扩展

用于大量opcode space的sparse和variable-length instruction encoding

4.稳定性

基本及标准扩展ISA是固定不变的

通过可选扩展而非更新ISA的方式来增加指令

5.通过社区进行设计

由领先的行业或学术专家以及软件开发者组成的社区进行设计

 

叁. RISC-V按照时间轴的演进路线

从2015年8月成立RISC-V基金会后,RISC-V ISA正式从UC Berkeley开始走向全世界,在世界范围内得到了极大的关注,下图为RISC-V的演进过程中重要的事件。

RISC-V的发展历程

1 2 3 4 5

相关文章

  • 中国完全有实力打造自己的AI SoC

    在过去十年中,设计人员开发了各种硅技术,能够以足够快的速度运行先进的深度学习数学,以探索和实现人工智能(AI)应用,如目标识别、语音和面部识别等。机器视觉应用目前通常比人类更精确,它是推动新的片上系统(SoC)投资以满足日常应用AI开发的关键功能之一。在视觉应用中使用卷积神经网络(CNN)和其它深度
    2019年06月18日
  • 英伟达的投名状,基于RISC-V的深度神经网络加速器问世

    最近RISC-V指令集架构非常受关注,这种新的开源指令集可以让处理器开发人员方便地开发出各种类型的芯片。NVIDIA很早之前就加入了RISI-V基金会,并做了很多研究。近日NVIDIA的研究人员在2019年VLSI电路研讨会上发布了一篇采用RISC-V指令集开发了一款多芯片模块式的可扩展深度神经网络
    2019年06月17日
  • 华为的“备胎”?RISC-V还需要解决这几个痛点

    近日,美国将华为公司及其附属公司列入出口管制“实体名单”。随后 arm宣布暂时中止与华为的业务往来,这成为了华为处理器技术升级的一个不确定性因素。 华为曾做出了极限生存的假设,现今已启动所有备胎来渡过当下难关。若假设未来不能再使用arm新的指令集架构,那么也应当准备好一个备胎了。据了解
    2019年05月27日
  • 基于RISC-V的SweRV核心到底是什么?能扛起RISC-V的大旗吗?

    本文介绍基于RISC-V的SweRV内核,该内核基于经典的五级RISC-V流水线,每个时钟周期最多允许两条指令。 自RISC-V指令集架构(2015)和RISC-V基金会建立(2016)以来,我们看到了一系列活动:许多开源硬件项目,许多企业采用架构,快速增长的RISC-V成员和快速增长的开源R
    2019年05月22日
  • 毫米波雷达的“新拐点”

    随着毫米波雷达将处理器或DSP集成走向单芯片,以及级联之后实现的高分辨率,将有可能对物体进行分类和跟踪,从而实现边缘深度学习计算。边缘智能的这扇门一开,未来毫米波雷达会释放多少市场潜力呢? 在传感器的江湖,一样上演着此消彼长的明争暗斗。有的技术难免沉沦,有的则意兴阑珊,有的却趁势而起。而毫米波
    2019年05月21日