查看: 1472|回复: 9

[经验] 每日一练8.13#上/下拉电阻的介绍与选用原则

[复制链接]

该用户从未签到

发表于 2020-8-13 10:47:44 | 显示全部楼层 |阅读模式
分享到:
  为鼓励大家动手动脑,早日成为技术大牛。电路城论坛现在推出#每日一练#栏目,由版块版主出题及提供答案,内容涉及电源,射频,单片机等各种技术话题。我们会在周一至周五的早上10:30更新问题和前天问题的解题思路及答案。欢迎大家参与。

本期内容来源于:




       Casper.T,电子与通信工程专业,在读硕士,对模拟通信,智能电子设计以及FPGA图像处理和加速器有丰富的设计经验。现主要从事电子信息技术运营方面的工作。



概述:
上拉电阻:将一个不确定的信号(高或低电平),通过一个电阻与电源VCC相连,固定在高电平。
下拉电阻:将一个不确定的信号(高或低电平),通过一个电阻与地GND相连,固定在低电平。
20180724110415396.png

上、下拉电阻的作用:
一般说法是上拉增大电流,下拉电阻是用来吸收电流。
1、当 TTL 电路驱动 CMOS 电路时,如果电路输出的高电平低于 CMOS 电路的最低高电平 (一般为 3.5V), 这时就需要在 TTL 的输出端接上拉电阻,以提高输出高电平的值。
2、OC 门电路必须使用上拉电阻,以提高输出的高电平值。
3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在 CMOS 芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干 扰能力。
6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制 反射波干扰。



问:上/下拉电阻阻值的选择原则?


答:
游客,如果您要查看本帖隐藏内容请回复




参与讨论,即可快速获取以下几本电源书籍(电子版)

想成为论坛版主?想在#每日一练#展现你的技术才华?请联系工程师小助手Q:2740521371或邮箱:yanfen.mo@supplyframe.cncaihong.xiao@supplyframe.cn




回复

使用道具 举报

  • TA的每日心情
    擦汗
    2021-9-29 17:52
  • 签到天数: 1 天

    连续签到: 1 天

    [LV.1]初来乍到

    发表于 2020-8-13 23:25:38 | 显示全部楼层
    上拉下拉电阻选取不能太随意,需要考虑到电路的损耗。如果选取不合适会造成电路工作不正常甚至损坏
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2020-8-15 13:26:23 | 显示全部楼层
    STM32一般选取10K或者4.7K,还是要考虑损耗不能太大
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2021-11-6 21:31:21 | 显示全部楼层
    上/下拉电阻的介绍与选用原则
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2022-12-21 16:37:22 | 显示全部楼层
    666666666666
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    发表于 2023-2-8 10:31:21 | 显示全部楼层
    加上、下拉电阻是电阻匹配,有效的抑制 反射波干扰
    回复 支持 反对

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /2 下一条

    手机版|小黑屋|与非网

    GMT+8, 2024-4-20 20:47 , Processed in 0.210545 second(s), 34 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2020, Tencent Cloud.