查看: 893|回复: 0

【小脚丫Step FPGA】数码管驱动----微风细雨

[复制链接]
  • TA的每日心情
    郁闷
    2017-12-4 18:33
  • 签到天数: 94 天

    连续签到: 1 天

    [LV.6]常住居民II

    发表于 2015-11-19 09:00:55 | 显示全部楼层 |阅读模式
    分享到:
    数码管是用于显示0,1,2,⋯ ⋯9数字的显示器件具体应用时,这些数字都是以BCD编码形式表示,通过译码器加到显示管上。目前在数字电路中,最常用的是七段字形显示管,也有带小数点的八段数码管。表示字形的每一段相当一个发光管。

    所有二极管的内部连接有两种:阳极连接在一起称共阳形,阴极连在一起,称为共阴形。


    FPGA与数码管连接示意图,以共阴数码管为例:


    若为共阳极数码管,则将阳极连接至VCC,其余管脚通过限流电阻连接至FPGA管脚。
    对于数码管显示只是一个译码电路的过程,主要代码如下:
            always@(*)begin                case(data)                        4'h0:a_to_g_dp_reg <= 8'b000_0001_1;                        4'h1:a_to_g_dp_reg <= 8'b100_1111_1;                        4'h2:a_to_g_dp_reg <= 8'b001_0010_1;                        4'h3:a_to_g_dp_reg <= 8'b000_0110_1;                        4'h4:a_to_g_dp_reg <= 8'b100_1100_1;                        4'h5:a_to_g_dp_reg <= 8'b010_0100_1;                        4'h6:a_to_g_dp_reg <= 8'b010_0000_1;                        4'h7:a_to_g_dp_reg <= 8'b000_1111_1;                        4'h8:a_to_g_dp_reg <= 8'b000_0000_1;                        4'h9:a_to_g_dp_reg <= 8'b000_0100_1;                        4'ha:a_to_g_dp_reg <= 8'b000_1000_1;                        4'hb:a_to_g_dp_reg <= 8'b110_0000_1;                        4'hc:a_to_g_dp_reg <= 8'b011_0001_1;                        4'hd:a_to_g_dp_reg <= 8'b100_0010_1;                        4'he:a_to_g_dp_reg <= 8'b011_0000_1;                        4'hf:a_to_g_dp_reg <= 8'b011_1000_1;                        default:a_to_g_dp_reg <= 8'b111_1111_1;                endcase        end
    本实例所演示的是带数码管功能检测的循环计数器,即首先检测数码管各段码能否正常显示,然后从0x0到0xF循环计数。
    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /2 下一条

    手机版|小黑屋|与非网

    GMT+8, 2024-4-26 05:28 , Processed in 0.112429 second(s), 17 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.